Ero sivun ”RISC” versioiden välillä

[katsottu versio][katsottu versio]
Poistettu sisältö Lisätty sisältö
Ipr1 (keskustelu | muokkaukset)
Ipr1 (keskustelu | muokkaukset)
aakk.
Rivi 1:
'''RISC''' ({{k-en|Reduced Instruction Set Computer}}) on [[tietokone]]iden [[suoritin]]arkkitehtuurien suunnittelufilosofia, jossa [[konekielinen käsky|konekielen käsky]]t on pyritty pitämään yksinkertaisina ja nopeasti vakioajassa suoritettavina. Aiemmin suosittu lähestymistapa oli [[CISC]], jossa pyritään tekemään käskykannasta mahdollisimman laaja ja monipuolinen ja sitä kautta tehokas.
 
RISC:stä tuli vallitseva suoritinarkkitehtuurien suunnittelufilosofia 1980-luvun puolivälistä alkaen. Valtaosa tämän jälkeen kehitetyistä uusista arkkitehtuureista on RISC-tyyppisiä, esimerkkeinä [[MIPS-arkkitehtuuriDEC Alpha|MIPSAlpha]], [[ARM]], [[SPARC]], [[DEC AlphaMIPS-arkkitehtuuri|AlphaMIPS]], [[PA-RISC]], [[PowerPC]] ja [[Power-arkkitehtuuri]] sekä [[SPARC]]. RISC-suorittimia käytetäänkin lähes kaikissa muissa uusissa tietoteknisissä laitteissa paitsi tavallisissa [[IBM PC]] -arkkitehtuuriin pohjautuvissa tietokoneissa, joiden suorittimet perustuvat edelleenkin 1970-luvulla kehitettyyn CISC-tyyppiseen [[x86]]-arkkitehtuuriin.
 
[[Apple]]n [[Macintosh]]-tietokoneet siirtyivät [[Motorola 68000]] -sarjan suorittimista RISC-tyyppisiin [[PowerPC]]-suorittimiin vuonna 1994 ja myöhemmin x86-suorittimiin vuonna 2006. Vuonna 2020 Apple ilmoitti siirtyvänsä ARM-suorittimiin Macintosh-tietokoneissa.
Noudettu kohteesta ”https://fi.wikipedia.org/wiki/RISC