Ero sivun ”RISC” versioiden välillä

[katsottu versio][katsottu versio]
Poistettu sisältö Lisätty sisältö
Ipr1 (keskustelu | muokkaukset)
Ei muokkausyhteenvetoa
no ei sitten takaisin, mutta siirtyivät kuitenkin ja se on syytä mainita
Rivi 1:
'''RISC''' ({{k-en|Reduced Instruction Set Computer}}) on [[tietokone]]iden [[suoritin]]arkkitehtuurien suunnittelufilosofia, jossa [[konekielinen käsky|konekielen käsky]]t on pyritty pitämään yksinkertaisina ja nopeasti vakioajassa suoritettavina. Aiemmin suosittu lähestymistapa oli [[CISC]], jossa pyritään tekemään käskykannasta mahdollisimman laaja ja monipuolinen ja sitä kautta tehokas.
 
RISC:stä tuli vallitseva suoritinarkkitehtuurien suunnittelufilosofia [[1980-luku|1980-luvun]] puolivälistä alkaen. Valtaosa tämän jälkeen kehitetyistä uusista arkkitehtuureista on RISC-tyyppisiä, esimerkkeinä [[MIPS-arkkitehtuuri|MIPS]], [[ARM]], [[SPARC]], [[DEC Alpha|Alpha]] ja [[PowerPC]]. RISCejä käytetäänkin lähes kaikissa muissa uusissa tietoteknisissä laitteissa paitsi tavallisissa [[IBM PC]] -arkkitehtuuriin pohjautuvissa tietokoneissa, joiden suorittimet perustuvat edelleenkin [[1970-luku|1970-luvulla]] kehitettyyn CISC-tyyppiseen [[x86]]-arkkitehtuuriin. Samoin [[Apple]]n [[Macintosh]]-tietokoneet siirtyivät RISCistä x86:een vuonna 2006.
 
RISC ja CISC arkkitehtuurien lisäksi on [[VLIW]]-lähestymistapa.
 
Osa uusimmista [[x86]]-suorittimista yrittää hyödyntää RISC-lähestymistavan etuja kääntämällä sisäisesti CISC-komentoja yksinkertaisempaan RISC-tyyliseen muotoon. Tällä tavoitellaan parempaa käskyjen jakautumista rinnakkain suoritettaviin palasiin ja sen kautta nopeampaa suoritusta. Nykyisin käskykannan luonne ei enää ole niin vahvasti sidoksissa suorittimen sisäiseen toimintaan kuin aiemmin, mikä on tehnyt tiukasta jaottelusta RISC- ja CISC-arkkitehtuureihin melko tarpeettoman.
 
RISC ja CISC arkkitehtuurien lisäksi on [[VLIW]]-lähestymistapa.
 
== RISC-ajatteluun siirtyminen ==
Noudettu kohteesta ”https://fi.wikipedia.org/wiki/RISC