Ero sivun ”AMD Athlon” versioiden välillä

[arvioimaton versio][arvioimaton versio]
Poistettu sisältö Lisätty sisältö
p Käyttäjän 94.22.110.27 (keskustelu) muokkaukset kumottiin ja sivu palautettiin viimeisimpään käyttäjän HerculeBot tekemään versioon.
Rivi 12:
Suoritin kykenee vaihtamaan käskyjen suoritusjärjestystä hyödyntääkseen tehokkaammin laskentayksiköitään sekä keksiäkseen tekemistä tilanteissa, joissa jonkun käskyn suoritus vie kauan. Maksimissaan K7 kykenee suorittamaan kolme käskyä samassa kellojaksossa.<ref name="jihad">http://www.azillionmonkeys.com/qed/cpujihad.shtml</ref>
 
Suoritin kykenee tulkitsemaan kaksitoistakuusi x86 käskyä kellojaksossa.<ref name="jihad"/>
 
Suorittimella on keskipitkä 10-vaiheinen liukuhihna kokonaisluvuille sekä 15-vaiheinen liukuluvuille. Suorittimen tullessa markkinoille tämä oli melko pitkä, vain Intelin P6-pohjaisissa suorittimissa ([[Pentium III]] ja [[Celeron]]) oli hiukan pidempi liukuhihna, tosin Athlon kykeni silti toimimaan Pentium III:sta suuremmalla kellotaajuudella.
Rivi 19:
laskemaan samalla kellojaksolla sekä yhteen- että vähennyslaskun ja lisäksi lataamaan dataa muistista. Intelin P6-pohjaiset suorittimet pystyivät suorittamaan yhteen- ja vähennyslaskun vuoronperäisillä kellojaksoilla, tai yhteenlaskun joka kellojaksolla, muttei molempia yhtä aikaa. Myös P6 pystyi lataamaan dataa yhtä aikaa laskuoperaatioiden kanssa.
 
K7:n L1-[[välimuisti]]t olivat myös verraten suuria; erilliset 25664 kilotavua sekä käskyille että datalle.<ref>Transistoreja käyttävissä muisteissa<!-- Transistorized memory-->, kuten RAM, ROM, flash ja välimuisti koot ja tiedostokoot ilmoitetaan kaksijärjestelmän lukuina etuliitteinä K (1024<sup>1</sup>), M (1024<sup>2</sup>), G (1024<sup>3</sup>), ...</ref> Välimuistin assosiatiivisuus oli kuitenkin vain 82-tie, mikä jonkin verran huononsi sen osumatarkkuutta. Datavälimuisti oli kaksoisportattu, mikä mahdollisti kahdeksankahden arvon lukemisen suorittimelle yhtä aikaa, mihin P6 ei kyennyt.
 
Väylänä suoritin käytti [[DEC]]in [[Alpha]] 21264(EV6)-suoritinta varten kehittämää väylää. Suorittimet eivät kuitenkaan olleet keskenään kantayhteensopivia; Digital käytti Alphoissaan selvästi isompaa prosessorikorttia, jonka liitäntä oli erilainen. Lisäksi AMD käytti väylää pienemmällä kellotaajuudella kuin DEC. Väylä oli neloskellotettukaksoiskellotettu eli se pystyi siirtämään dataa neljäkaksi kertaa kellojaksossa; sekä nousevalla että laskevalla kellonreunalla kahteen kertaan, minkä takia väylänopeus on joissain yhteyksissä ilmoitettu nelinkertaiseksikaksinkertaiseksi sen todellisesta kellotaajuudesta.
 
== Eri versiot ==